Resbi
一表人才
进士 机友 笔友
4
文章
75
回复
0
学术分

努力学习。

2019/03/15注册,2 天前活动
又去仔细地看了下Wiki的曲线积分中文词条,实在快被自己蠢哭了)好吧,我之前不该逞能看英文版的)

好的谢谢推荐,我去看看))其实原本我只是想讨论一下二维的情况,然后发现三维用一样的套路也是可以的,然后就瞎扩了个N维出来。。。算是民科吧2333

好的)我这有本中国电力出版社的《理论力学》))也就是说这篇玩意问题很大对吗)你这么一说,突然想起来初中时期,想搞匀变速运动,瞎搞出来个$S=at^2$,还以为发现了什么宇宙奥妙,实际上甚至推错了。现在想起来脸都要红死了。。不过想了一想,如果没有那次推错了,我现在可能都甚至不会去了解微积分)以上内容均为感叹(强烈的求生欲xxx)


没人=.=..我是不是该投数学区的)

图文无关(滑稽人到高三,学业繁忙,无意间想到这个问题,碰巧看了一点绿皮高数,我就试着证明了一下。一番掉发之下出来了一个结果,但是不知道对不对。假设一个$N$维坐标系原点存在一质量为$M$的质点,假设我们在任意一个坐标(为了方便,以向量形式写)$\vec{P} = (a_1, a_2, ..., a_n)$放一个质量为$m$的质点。假设牛顿的引力公式依旧成立,那么我们可以得到在该点该质点$m$受到位...

同,事后脑子里就会蹦出一堆金句。。

肥肠感谢!总体来看,用两个4bit凑8Bit加上外部电路这样方法可能是最优的,一不影响代码量,二省去了数据处理的那点延时

感谢创友们积极提供方案这个帖子是作为试一下的尝试来问问有没有这样的IC的也欢迎不同的解决方案,毕竟没有这样的片子的话最后还是要靠别的方法代替的

😅在考虑其实解决方案挺多的

哈哈^_^

我建议去看一些正经的书,我这都是常年累月积累的想法得到的IDEA,不是那么的正经,甚至可能会成为一些人的批判对象,所以,233

有其实严格意义上来说每条指令是两个时钟第一个时钟固定为取指时钟,是固定的两条微指令,将取得的指令代码存入解码寄存器然后PC自增一第二个时钟是第一个时钟所取得的指令的功能性时钟,通过解码寄存器保存的指令寻址得到对应的微指令,然后执行第二个时钟过去以后就无视解码寄存器当中的数据,重新开始取指,运行,取指,运行

时钟高边沿:控制内存输出给处理模块,某个寄存器的数据通过输出给处理模块,处理模块将处理过的数据输出给内存的输入口时钟低边沿:保留高边沿操作,同时给RAM一个clk,写入大概就是这么一个过程,一个时钟完事

可以这么说吧

读出的数据通过控制连接给输入,连接过程中对字的保留和拼接进行操作,只需要几个逻辑门就可

CPU的CU给的233

我做的U比较简单,内存没有时钟233这个CPU访问内存就和访问寄存器一样

对对对,我的描述太糟糕了(趴)抱歉我觉得这个办法可行,也确实考虑过是不是真的要用这个办法,但是我还是觉得本着试一试的态度来问问有没有符合需求的RAM这块CPU目前已经在Minecraft里面做出来了,因为游戏里可以实现符合需求的RAM如果到最后实在不行了,你说的这样或许是最好的选择随之而来的后果就是代码量增加不过对比起每条指令只给单时钟对代码量造成的影响,这点影响似乎又算不了什么了

那我先去买一个双端口RAM来试验一下

也就是说大概率我只能自己用寄存器造一个符合要求的RAM了?(趴)

双端口RAM某宝搜一下两位数,但是为了项目我觉得可以付出一下,价值观差异价值观差异,233用FPGA来做的话确实简单了,但是因为一些原因,,个人追求吧,所以想用74搭说出来可能又会被骂,这是我小时候的愿望之一233

如果要实现写入单个字保留当前字节下的另一个字的话,那对内存的需求是不变的,还是需要输出同时能写入除非不打算保留当前字节下的所有字,写入字的同时另一个字清零,就没有这个麻烦了取指的时候地址忽略最低一位,所以是一个字节一个字节取的,指令位置是固定的233我的设计允许我做成冯诺依曼,而且改动也非常小,所以干脆就做冯了233

但是每条指令我只打算给一个时钟(趴)多给一个时钟的话压根就不会有这种问题了造成同时输入输出的需求是在操纵RAM的时候,读取指令完全没有这个需求

谢谢(哭)我去看看我在做一个4位CPU,每条指令只有一个微指令,所以因为指令是8Bit的所以只能用8位宽的RAM芯片总线是4位,要在写入一个字(4Bit)的情况下保留同一个字节下的另一个字,所以要同时读出保存在这个字节的信息,然后提取另一个字,再结合要写入的字,写入到指定地址中这样,造成了同时输出和写入的需求

实在不行的话,我只能译码器和寄存器手动搭一个了(哭)

做一些项目要用,最好是在输出某地址的数据的同时能修改这个地址的数据现在找到的大部分都是一般的输入输出合并的,或者是这种支持双I/O的,但是不确定能不能实现我想要的功能所以过来问问,有没有这样的RAM或者EEPROM芯片功能类似于Logisim当中设置了“输出输入分离”的RAM

好像不能换行


看着都兴奋。。楼主加油!

我还以为会做些提取什么的果然保命要紧
{{forum.displayName}}
{{forum.countThreads}}
篇文章,
{{forum.countPosts}}
条回复
{{forum.description || "暂无简介"}}
ID: {{user.uid}}
{{submitted?"":"投诉"}}
请选择违规类型:
{{reason.description}}