fei666888
浪迹天涯
进士 机友 笔友
0
文章
22
回复
0
学术分
2019/04/05注册,1 个月前活动
你这天线应该水平放,夹角对准正南北。而且这个天线在怎能折腾效果也不会好啊,上四臂螺旋吧。看我做的

继续向大佬学习

向大佬学习🙃


V3.0来了  

我只是业余玩玩

五元只是板子,贴片自己手焊的

 没关系,这个可以直接去掉,时钟直连过去,顺便展示一下前两天花五元打的板子  

看你玩的这么High,我看了一下你的图,时钟应该由22脚输入😎

这个MCU带12位80M的ADC,所以可以装逼用

赶紧打样验证,你这个速度太慢,你这个时间我都可以搞三个出来了

大家很激动,再上刚做的AIRSPY R2 ,做了两版,一个带上变频,但是感觉干扰大了,第二版就去掉了。这个也是可以10M带宽的    

LDO一般很难烧掉,好一点的会有短路保护,差一点的会先发热,热到一定程度才会坏

虎哥,能否推荐一个性能更佳的混频器

当然要自己焊,自己设计,自己画板,自己焊接,全套自己😎

六脚芯片是低噪放,用于推动巴伦,补偿损耗

 上变频原理图,两个巴伦中间夹着LNA,巴伦本身感量大一些,还起到了低通滤波的作用,可以参考下面连接的那个上变频器https://www.sv1afn.com/projects.html

这是我单独做的上变频器,用125M 本振代替了原设计的200M 有源晶振    

不起振绝逼是你没搞好,原设计就是用晶体的,用晶振原因是为了避免頻偏。检查一下最小系统有没焊全,有没焊好

首先,本振泄露确实存在,我参考的这个上变频本振泄漏不算严重,我觉得有两个原因,本振信号进入混频器的幅度进行过控制,在+7dbm,本振经过一个带通滤波器后才进入混频器,有效避免本振的谐波进入混频器。上变频后的信号输出有一路低通燃尽电路,用以吸收上变频以下的频率,避免再次进入混频器。请参考https://www.sv1afn.com/projects.html

大家很High哦,顺便上一下我做的RTL SDR ,集成上变频,Q通道直采,直通模式,通过拨动开关一键切换     

     

顺手做了两个SDRPLAY RS1,一个保留了全部滤波器和LNA,一个精简了部分滤波器
{{forum.displayName}}
{{forum.countThreads}}
篇文章,
{{forum.countPosts}}
条回复
{{forum.description || "暂无简介"}}
ID: {{user.uid}}
{{submitted?"":"投诉"}}
请选择违规类型:
{{reason.description}}