TS101阵列信号处理板,拿出来晒晒~
389_ba3012976206068166d95d6c59b98.jpg

(附件:103717)
+1  学术分    warmonkey   2011-02-14   
+1  科创币    warmonkey   2011-02-14   
来自:电子信息 / 电子技术
 
2011-2-14 21:22:42
1楼
未命名.jpg
折叠评论
加载评论中,请稍候...
折叠评论
2楼
不错嘛,CPCI的东西
折叠评论
加载评论中,请稍候...
折叠评论
wldshy(作者)
3楼
ADSP-TS101S处理器将非常宽的存储器宽度和双运算模块(支持32bit和40bit浮点及8,16,32,64位定点处理)组合在一起,建立了数字信号处理器性能的新标准。Tiger-SHARC静态超标量结构使DSP每周期能够执行多达4条指令、24个16位定点运算和6个浮点运算。三条相互独立的128位宽的内部数据总线,每条连接3个2Mbit内部存储器块中的一个,提供4字数据、指令及I/O访问和14.4GB/s的内部存储器带宽。运行在300MHz时,ADSP-TS101S内核的指令周期为3.3ns。利用其单指令多数据特点,ADSP-TS101S可以提供24亿次40位MAC运算或者6亿次80位MAC运算。
折叠评论
加载评论中,请稍候...
折叠评论
wldshy(作者)
4楼
Tiger-SHARC处理器体现了一种“片内系统”可扩展的运算设计理念,包括6M位的片内SRAM、集成I/O外围设备、主机接口、DMA控制器、链路口和无缝连接MDSP(多数字信号处理器)的共享总线。
折叠评论
加载评论中,请稍候...
折叠评论
wldshy(作者)
5楼
此6UCPCI板卡为项目中前期使用的测试板,板载4片ADSP TS-101处理器,PCI9054桥接芯片通过Altera公司的MAX7192CPLD完成本地总线与PCI总线的桥接,各DSP之间以LinkPort互联,板上另载有FIFO和少量DRAM,用于数据的暂存。
折叠评论
加载评论中,请稍候...
折叠评论
2011-02-17 11:41:05
2011-2-17 11:41:05
6楼
看见加精了,以为有可用资料  额。。。
折叠评论
加载评论中,请稍候...
折叠评论

想参与大家的讨论?现在就 登录 或者 注册

wldshy
学者 笔友
文章
39
回复
80
学术分
4
2011/02/06注册,10 个月前活动
暂无简介
插入资源
全部
图片
视频
音频
附件
全部
未使用
已使用
正在上传
空空如也~
上传中..{{f.progress}}%
处理中..
上传失败,点击重试
{{f.name}}
空空如也~
(视频){{r.oname}}
{{selectedResourcesId.indexOf(r.rid) + 1}}
{{forum.displayName}}
{{forum.countThreads}}
篇文章,
{{forum.countPosts}}
条回复
{{forum.description}}
ID: {{user.uid}}
{{submitted?"":"投诉"}}
请选择违规类型:
{{reason.description}}
支持的图片格式:jpg, jpeg, png