如何在FPGA中使用标准的74逻辑符号
warmonkey2015/09/06电子技术 IP:广东
Altera提供了54xx/74xx逻辑符号,可以在FPGA里面放置74逻辑。Xilinx没有内置这些模型,并且X家的FAE认为用户应该直接用HDL设计逻辑,不要再用74。
其实我也是这么想的,verilog/VHDL显然更容易写,直接写真值表或者状态转移逻辑,可以省去人脑设计优化的时间。
但是,古人说要有74,我找了一会就发现了下面这个网站

Free Model Foundry 提供大量VHDL库文件
fmf1.png

XXXXXXXXXXXXXXXXXXXXXXXXXXXXXXX/fmf_VHDL_XXXXXXXXXp
STND Library
The STND Library contains models of 74XX/54XX parts available from a wide selection of vendors.

这里的库文件含有VHDL源码,并且SDF文件的延迟参数是来自74xx的手册,可以准确模拟实际芯片的时序。


file is here
attachment icon all_packages_20080525.zip 23.03KB ZIP 27次下载
来自:电子信息 / 电子技术
2
已屏蔽 原因:{{ notice.reason }}已屏蔽
{{notice.noticeContent}}
~~空空如也
justinpiggy
8年9个月前 IP:浙江
789392
ISE里面也有逻辑符号编程的方式。
New Source的时候,选择Schematic即可。。。接下来就是画电路图,之后可以像处理HDL一样做,直到得到bit。
引用
评论
加载评论中,请稍候...
200字以内,仅用于支线交流,主线讨论请采用回复功能。
折叠评论

想参与大家的讨论?现在就 登录 或者 注册

所属专业
上级专业
同级专业
warmonkey
学者 机友
文章
357
回复
7665
学术分
14
2008/10/11注册,2天2时前活动

Cubesat

主体类型:个人
所属领域:无
认证方式:手机号
IP归属地:未同步
文件下载
加载中...
{{errorInfo}}
{{downloadWarning}}
你在 {{downloadTime}} 下载过当前文件。
文件名称:{{resource.defaultFile.name}}
下载次数:{{resource.hits}}
上传用户:{{uploader.username}}
所需积分:{{costScores}},{{holdScores}}下载当前附件免费{{description}}
积分不足,去充值
文件已丢失

当前账号的附件下载数量限制如下:
时段 个数
{{f.startingTime}}点 - {{f.endTime}}点 {{f.fileCount}}
视频暂不能访问,请登录试试
仅供内部学术交流或培训使用,请先保存到本地。本内容不代表科创观点,未经原作者同意,请勿转载。
音频暂不能访问,请登录试试
支持的图片格式:jpg, jpeg, png
插入公式
评论控制
加载中...
文号:{{pid}}
投诉或举报
加载中...
{{tip}}
请选择违规类型:
{{reason.type}}

空空如也

加载中...
详情
详情
推送到专栏从专栏移除
设为匿名取消匿名
查看作者
回复
只看作者
加入收藏取消收藏
收藏
取消收藏
折叠回复
置顶取消置顶
评学术分
鼓励
设为精选取消精选
管理提醒
编辑
通过审核
评论控制
退修或删除
历史版本
违规记录
投诉或举报
加入黑名单移除黑名单
查看IP
{{format('YYYY/MM/DD HH:mm:ss', toc)}}