本帖最后由 ◤◢◣◢◣◥ 于 2014-1-4 02:06 编辑 为了提高容量减少发热,采用LLC拓扑,由初级漏感和外接的L、C构成串联谐振,在电流过0的时候开关,减少损耗。
借张图
要制作的可以参考STEVE的ccps电路
功率部分是40N60A4全桥,用32mm磁环GDT驱动1拖4。
驱动波形是带50%死区的阶梯波,STEVE用的是TL494方案,这并不好,TL494的死区是独立时间控制,意味着当频率发生改变,死区将不再是50%。
我对它进行了改进,使用SG3525的比较器构成“死区”,这样不管频率如何变动,死区都是50%。TL494应该可以同理改造。
下面是实际测量IGBT的GE波形及电流互感器的波形。
电流刻度100mv=10A
可以看到,驱动频率其实是和LC谐振频率相等的,但是只工作半个周期,剩下半个周期由二极管续流。待波形再次过0时,反向重复。
电流波形是反相的正弦波串联组成的胸部波 (oppai ^_^)。
好处:一是ZCS减少损耗。二是避免了传统串联谐振方式造成的振升以及电流过大的问题。
变压器采用单层线圈,彻底杜绝层间击穿的问题。
1kw小功率运行,把高压包ZVS爆出翔
170v AC @6.4amps (钳形表测工频)。
200字以内,仅用于支线交流,主线讨论请采用回复功能。